PCIe Gen6加速落地,泰克携手安立与澜起科技展示完整一致性测试方案-陕西库仑

2025-09-11      93

PCIe总线的高吞吐量和低延迟,使得处理器与处理器之间、处理器与外围芯片之间能更高效地协同工作,这对于处理大规模的神经网络和复杂的AI模型至关重要, 是AI蓬勃发展的关键技术底座之一。

根据行业动态推测,新一代PCIe规范 - PCIe Gen6将在2025年下半年开始加速落地。值此技术迭代的关键时期,泰克(Tektronix)和安立(Anritsu)2025826日于苏州举办的PCIe技术发展大会上,展出了物理层发送端&接收端一致性测试的完整解决方案,并对澜起科技的PCIe6 Retimer产品在现场进行了实测演示。优异的实测结果展示了泰克、安立和澜起科技领先的产品力。

PCIe:AI算力的关键底座

随着人工智能与大模型的爆发式增长,数据中心与高性能计算系统对高速互连的依赖日益增强。PCIe总线凭借高吞吐量、低延迟、良好的兼容性,成为处理器与处理器、处理器与加速器、处理器与存储/网络之间协同的核心通道。

■ AI训练场景中,PCIe 提供海量数据搬运能力,确保 GPU/AI 加速器高效并行。

■ 数据中心与云计算中,PCIe 保证高速网络卡、存储设备与 CPU 的高效交互。

■ 车规与边缘计算领域,PCIe 则是实时处理与低功耗优化的基础设施。

随着速率跨越式提升至 64GT/s (Gen6),链路中的损耗、抖动、误码等问题更加突出,一致性验证和信号完整性保障成为产业升级的关键。

根据行业预测,PCIe Gen6将在2025年下半年开始加速落地,这也意味着整个生态对测试与验证工具提出了前所未有的要求。


技术迭代下的合作展示

在这一关键时期,泰克(Tektronix)与安立(Anritsu)PCIe技术发展大会上,联合展出了物理层发送端与接收端一致性测试的完整解决方案,并携手澜起科技科技 (Montage technology) 现场实测了其PCIe Gen6 Retimer产品

本次演示不仅覆盖了CEM一致性测试的完整流程,还通过真实DUT的接入,向业界展示了可落地、可追溯的测试能力。

发送端一致性测试:

精细化控制与自动化分析

在发送端CEM测试环节,泰克59GHz示波器作为核心仪器,承担了高精度波形采集与自动化分析任务。

■ 码型切换与损耗仿真:示波器联动AFG自动切换测试码型,并在Gen6测试模式下注入18.2 dB链路损耗,真实还原高速互连环境。

■ 参数测量覆盖全面:包括眼图(眼高/眼宽)、抖动(Jitter)、SNDR(信噪失真比)、Preset测试等,全面对标PCI-SIG协会规范。

■ 噪声修正:通过内置工具建立Scope Noise数据库,消除示波器底噪影响,确保结果的准确性。

■ 自动化分析:结合PAMJET软件,完成长时间波形的自动采集与结果判定,生成Pass/Fail报告。

现场结果表明:

■ 眼高、眼宽裕量充足,远高于协会最低要求;

■ 眼图对称性良好,信号完整性表现稳定;

■ 测试流程全自动化,工程师无需手动反复调试,大幅提升效率。

接收端一致性测试:

链路训练与误码验证

在接收端测试环节,安立MP1900A BERT配合澜起科技DUT,完成了基于PCIe Gen6最新规范的Link Training与误码率验证。